AMD估计会在CES 2026上发布新的锐龙9000X3D处理器,而后续的Zen 6架构必定也会供给装备3D V-Cache的产品,但由于Zen 6单个CCD内中心数量会从8个添加至12个,所以缓存容量也会显着提高。
依据@9550pro的爆料,Zen 6处理器单CCD的版别将装备144MB L3缓存,而双CCD版别将装备288MB L3缓存,这说的自然是搭载了3D V-Cache的版别,实际上从中心数量添加的份额能够算出,惯例的Zen 6 CCD将会装备48MB L3缓存,再加上96MB 3D V-Cache的便是144MB的总L3缓存,双CCD的直接翻倍便是。
这缓存容量与Intel行将推出的Nova Lake十分类似,由于它也有装备bLLC的版别,此前就有传言说单核算模块的bLLC容量到达144MB,而双核算模块的bLLC到达288MB,现在不知道Intel是怎样来完成这个bLLC的,现在的Clearwater Forest至强处理器便是把L3缓存和内存控制器做到核算模块下方的根底模块上,但消费级的Nova Lake如同不会运用这种封装技能。
估计Zen 6处理器的CCD将运用台积电N2P工艺生成,而IOD芯片则运用N3P工艺,此外CCD与IOD的互联方法也会晋级,扔掉在Zen 2年代开始运用的是SERDES计划,转向运用现在Strix Halo芯片上运用,带宽更高的并行端口,不管能效仍是推迟,都有显着的改善。